From mboxrd@z Thu Jan 1 00:00:00 1970 Return-Path: Received: from smtpbgbr2.qq.com (smtpbgbr2.qq.com [54.207.22.56]) by sourceware.org (Postfix) with ESMTPS id 5BBD9385734C for ; Wed, 1 Jun 2022 02:30:49 +0000 (GMT) DMARC-Filter: OpenDMARC Filter v1.4.1 sourceware.org 5BBD9385734C Authentication-Results: sourceware.org; dmarc=none (p=none dis=none) header.from=rivai.ai Authentication-Results: sourceware.org; spf=pass smtp.mailfrom=rivai.ai X-QQ-mid: bizesmtp68t1654050641t5m8igvs Received: from server1.localdomain ( [42.247.22.65]) by bizesmtp.qq.com (ESMTP) with id ; Wed, 01 Jun 2022 10:30:40 +0800 (CST) X-QQ-SSF: 01400000000000C0F000000A0000000 X-QQ-FEAT: jfdGVjI73+ReMEEaaZlLy7P3zHyqPwqE+xibCw97/9aD1fWHtYuHBzz6dNwqt 3o3MgfBMupjqx2tjyfPhV3bJoFDRVDbRpt5GaU+A5nqGqnOFvXi309dePzZZqaejsEmVlb7 BBpePTkP1L5GQSZ3Dn6IxdKrPFw+djhozmMbgHVwc8uUZnuFgUAni6sm1/HLF32VTMKlNC7 erhKpNjoJNfQfRRXwhYdhe2fr9qijNZUKjzSLB1mtIniQ/c0w2p6ec/pjeNMH/zfa/iISuR hjnI18JSXDJxtcYsNTjqoCaPBH3YUmizLTnUnN3phksog0sQWcPYSDIT1/CuopaKtcLtTQN kFFVrEtvg8heLegnNA= X-QQ-GoodBg: 2 From: juzhe.zhong@rivai.ai To: gcc-patches@gcc.gnu.org Cc: zhongjuzhe Subject: [PATCH v4 27/34] RISC-V: Add vluxeix_1.C Date: Wed, 1 Jun 2022 10:29:10 +0800 Message-Id: <20220601022917.270325-28-juzhe.zhong@rivai.ai> X-Mailer: git-send-email 2.36.1 In-Reply-To: <20220601022917.270325-1-juzhe.zhong@rivai.ai> References: <20220601022917.270325-1-juzhe.zhong@rivai.ai> MIME-Version: 1.0 Content-Transfer-Encoding: quoted-printable X-QQ-SENDSIZE: 520 Feedback-ID: bizesmtp:rivai.ai:qybgforeign:qybgforeign10 X-QQ-Bgrelay: 1 X-Spam-Status: No, score=-2.8 required=5.0 tests=BAYES_00, GIT_PATCH_0, KAM_DMARC_STATUS, RCVD_IN_DNSWL_NONE, RCVD_IN_MSPIKE_H2, SPF_HELO_PASS, SPF_PASS, TXREP, T_SCC_BODY_TEXT_LINE, UNWANTED_LANGUAGE_BODY autolearn=ham autolearn_force=no version=3.4.6 X-Spam-Checker-Version: SpamAssassin 3.4.6 (2021-04-09) on server2.sourceware.org X-BeenThere: gcc-patches@gcc.gnu.org X-Mailman-Version: 2.1.29 Precedence: list List-Id: Gcc-patches mailing list List-Unsubscribe: , List-Archive: List-Post: List-Help: List-Subscribe: , X-List-Received-Date: Wed, 01 Jun 2022 02:30:57 -0000 From: zhongjuzhe =0D gcc/testsuite/ChangeLog:=0D =0D * g++.target/riscv/rvv/vluxeix_1.C: New test.=0D =0D ---=0D .../g++.target/riscv/rvv/vluxeix_1.C | 8663 +++++++++++++++++=0D 1 file changed, 8663 insertions(+)=0D create mode 100644 gcc/testsuite/g++.target/riscv/rvv/vluxeix_1.C=0D =0D diff --git a/gcc/testsuite/g++.target/riscv/rvv/vluxeix_1.C b/gcc/testsuite= /g++.target/riscv/rvv/vluxeix_1.C=0D new file mode 100644=0D index 00000000000..38a8b7ea2b2=0D --- /dev/null=0D +++ b/gcc/testsuite/g++.target/riscv/rvv/vluxeix_1.C=0D @@ -0,0 +1,8663 @@=0D +/* { dg-do compile } */=0D +/* { dg-skip-if "test vector intrinsic" { *-*-* } { "*" } { "-march=3Drv*v= *" } } */=0D +/* { dg-final { check-function-bodies "**" "" } } */=0D +#include =0D +#include =0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei8_v_f32mf2 (float32_t *base, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei8_v_f32mf2_m (vbool64_t mask, vfloat32mf2_t dest, float32_t *ba= se, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei8_v_f64m1 (float64_t *base, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei8_v_f64m1_m (vbool64_t mask, vfloat64m1_t dest, float64_t *base= , vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei8_v_f32m1 (float32_t *base, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei8_v_f32m1_m (vbool32_t mask, vfloat32m1_t dest, float32_t *base= , vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei8_v_f64m2 (float64_t *base, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei8_v_f64m2_m (vbool32_t mask, vfloat64m2_t dest, float64_t *base= , vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei8_v_f32m2 (float32_t *base, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei8_v_f32m2_m (vbool16_t mask, vfloat32m2_t dest, float32_t *base= , vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei8_v_f64m4 (float64_t *base, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei8_v_f64m4_m (vbool16_t mask, vfloat64m4_t dest, float64_t *base= , vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei8_v_f32m4 (float32_t *base, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei8_v_f32m4_m (vbool8_t mask, vfloat32m4_t dest, float32_t *base,= vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei8_v_f64m8 (float64_t *base, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei8_v_f64m8_m (vbool8_t mask, vfloat64m8_t dest, float64_t *base,= vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei8_v_f32m8 (float32_t *base, vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei8_v_f32m8_m (vbool4_t mask, vfloat32m8_t dest, float32_t *base,= vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei16_v_f32mf2 (float32_t *base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei16_v_f32mf2_m (vbool64_t mask, vfloat32mf2_t dest, float32_t *b= ase, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei16_v_f64m1 (float64_t *base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei16_v_f64m1_m (vbool64_t mask, vfloat64m1_t dest, float64_t *bas= e, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei16_v_f32m1 (float32_t *base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei16_v_f32m1_m (vbool32_t mask, vfloat32m1_t dest, float32_t *bas= e, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei16_v_f64m2 (float64_t *base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei16_v_f64m2_m (vbool32_t mask, vfloat64m2_t dest, float64_t *bas= e, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei16_v_f32m2 (float32_t *base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei16_v_f32m2_m (vbool16_t mask, vfloat32m2_t dest, float32_t *bas= e, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei16_v_f64m4 (float64_t *base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei16_v_f64m4_m (vbool16_t mask, vfloat64m4_t dest, float64_t *bas= e, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei16_v_f32m4 (float32_t *base, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei16_v_f32m4_m (vbool8_t mask, vfloat32m4_t dest, float32_t *base= , vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei16_v_f64m8 (float64_t *base, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei16_v_f64m8_m (vbool8_t mask, vfloat64m8_t dest, float64_t *base= , vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei16_v_f32m8 (float32_t *base, vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei16_v_f32m8_m (vbool4_t mask, vfloat32m8_t dest, float32_t *base= , vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei32_v_f32mf2 (float32_t *base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei32_v_f32mf2_m (vbool64_t mask, vfloat32mf2_t dest, float32_t *b= ase, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei32_v_f64m1 (float64_t *base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei32_v_f64m1_m (vbool64_t mask, vfloat64m1_t dest, float64_t *bas= e, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei32_v_f32m1 (float32_t *base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei32_v_f32m1_m (vbool32_t mask, vfloat32m1_t dest, float32_t *bas= e, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei32_v_f64m2 (float64_t *base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei32_v_f64m2_m (vbool32_t mask, vfloat64m2_t dest, float64_t *bas= e, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei32_v_f32m2 (float32_t *base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei32_v_f32m2_m (vbool16_t mask, vfloat32m2_t dest, float32_t *bas= e, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei32_v_f64m4 (float64_t *base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei32_v_f64m4_m (vbool16_t mask, vfloat64m4_t dest, float64_t *bas= e, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei32_v_f32m4 (float32_t *base, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei32_v_f32m4_m (vbool8_t mask, vfloat32m4_t dest, float32_t *base= , vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei32_v_f64m8 (float64_t *base, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei32_v_f64m8_m (vbool8_t mask, vfloat64m8_t dest, float64_t *base= , vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei32_v_f32m8 (float32_t *base, vuint32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei32_v_f32m8_m (vbool4_t mask, vfloat32m8_t dest, float32_t *base= , vuint32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei64_v_f32mf2 (float32_t *base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei64_v_f32mf2_m (vbool64_t mask, vfloat32mf2_t dest, float32_t *b= ase, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei64_v_f64m1 (float64_t *base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei64_v_f64m1_m (vbool64_t mask, vfloat64m1_t dest, float64_t *bas= e, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei64_v_f32m1 (float32_t *base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei64_v_f32m1_m (vbool32_t mask, vfloat32m1_t dest, float32_t *bas= e, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei64_v_f64m2 (float64_t *base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei64_v_f64m2_m (vbool32_t mask, vfloat64m2_t dest, float64_t *bas= e, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei64_v_f32m2 (float32_t *base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei64_v_f32m2_m (vbool16_t mask, vfloat32m2_t dest, float32_t *bas= e, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei64_v_f64m4 (float64_t *base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei64_v_f64m4_m (vbool16_t mask, vfloat64m4_t dest, float64_t *bas= e, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei64_v_f32m4 (float32_t *base, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei64_v_f32m4_m (vbool8_t mask, vfloat32m4_t dest, float32_t *base= , vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei64_v_f64m8 (float64_t *base, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei64_v_f64m8_m (vbool8_t mask, vfloat64m8_t dest, float64_t *base= , vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei8_v_i8mf8 (int8_t *base, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei8_v_i8mf8_m (vbool64_t mask, vint8mf8_t dest, int8_t *base, vui= nt8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei8_v_i16mf4 (int16_t *base, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei8_v_i16mf4_m (vbool64_t mask, vint16mf4_t dest, int16_t *base, = vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei8_v_i32mf2 (int32_t *base, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei8_v_i32mf2_m (vbool64_t mask, vint32mf2_t dest, int32_t *base, = vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei8_v_i64m1 (int64_t *base, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei8_v_i64m1_m (vbool64_t mask, vint64m1_t dest, int64_t *base, vu= int8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei8_v_i8mf4 (int8_t *base, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei8_v_i8mf4_m (vbool32_t mask, vint8mf4_t dest, int8_t *base, vui= nt8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei8_v_i16mf2 (int16_t *base, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei8_v_i16mf2_m (vbool32_t mask, vint16mf2_t dest, int16_t *base, = vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei8_v_i32m1 (int32_t *base, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei8_v_i32m1_m (vbool32_t mask, vint32m1_t dest, int32_t *base, vu= int8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei8_v_i64m2 (int64_t *base, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei8_v_i64m2_m (vbool32_t mask, vint64m2_t dest, int64_t *base, vu= int8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei8_v_i8mf2 (int8_t *base, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei8_v_i8mf2_m (vbool16_t mask, vint8mf2_t dest, int8_t *base, vui= nt8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei8_v_i16m1 (int16_t *base, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei8_v_i16m1_m (vbool16_t mask, vint16m1_t dest, int16_t *base, vu= int8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei8_v_i32m2 (int32_t *base, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei8_v_i32m2_m (vbool16_t mask, vint32m2_t dest, int32_t *base, vu= int8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei8_v_i64m4 (int64_t *base, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei8_v_i64m4_m (vbool16_t mask, vint64m4_t dest, int64_t *base, vu= int8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei8_v_i8m1 (int8_t *base, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei8_v_i8m1_m (vbool8_t mask, vint8m1_t dest, int8_t *base, vuint8= m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei8_v_i16m2 (int16_t *base, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei8_v_i16m2_m (vbool8_t mask, vint16m2_t dest, int16_t *base, vui= nt8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei8_v_i32m4 (int32_t *base, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei8_v_i32m4_m (vbool8_t mask, vint32m4_t dest, int32_t *base, vui= nt8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei8_v_i64m8 (int64_t *base, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei8_v_i64m8_m (vbool8_t mask, vint64m8_t dest, int64_t *base, vui= nt8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei8_v_i8m2 (int8_t *base, vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei8_v_i8m2_m (vbool4_t mask, vint8m2_t dest, int8_t *base, vuint8= m2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei8_v_i16m4 (int16_t *base, vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei8_v_i16m4_m (vbool4_t mask, vint16m4_t dest, int16_t *base, vui= nt8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei8_v_i32m8 (int32_t *base, vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei8_v_i32m8_m (vbool4_t mask, vint32m8_t dest, int32_t *base, vui= nt8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei8_v_i8m4 (int8_t *base, vuint8m4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei8_v_i8m4_m (vbool2_t mask, vint8m4_t dest, int8_t *base, vuint8= m4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei8_v_i16m8 (int16_t *base, vuint8m4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei8_v_i16m8_m (vbool2_t mask, vint16m8_t dest, int16_t *base, vui= nt8m4_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m8_t=0D +test_vluxei8_v_i8m8 (int8_t *base, vuint8m8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m8_t=0D +test_vluxei8_v_i8m8_m (vbool1_t mask, vint8m8_t dest, int8_t *base, vuint8= m8_t bindex, size_t vl)=0D +{=0D + return vluxei8 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei16_v_i8mf8 (int8_t *base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei16_v_i8mf8_m (vbool64_t mask, vint8mf8_t dest, int8_t *base, vu= int16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei16_v_i16mf4 (int16_t *base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei16_v_i16mf4_m (vbool64_t mask, vint16mf4_t dest, int16_t *base,= vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei16_v_i32mf2 (int32_t *base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei16_v_i32mf2_m (vbool64_t mask, vint32mf2_t dest, int32_t *base,= vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei16_v_i64m1 (int64_t *base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei16_v_i64m1_m (vbool64_t mask, vint64m1_t dest, int64_t *base, v= uint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei16_v_i8mf4 (int8_t *base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei16_v_i8mf4_m (vbool32_t mask, vint8mf4_t dest, int8_t *base, vu= int16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei16_v_i16mf2 (int16_t *base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei16_v_i16mf2_m (vbool32_t mask, vint16mf2_t dest, int16_t *base,= vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei16_v_i32m1 (int32_t *base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei16_v_i32m1_m (vbool32_t mask, vint32m1_t dest, int32_t *base, v= uint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei16_v_i64m2 (int64_t *base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei16_v_i64m2_m (vbool32_t mask, vint64m2_t dest, int64_t *base, v= uint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei16_v_i8mf2 (int8_t *base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei16_v_i8mf2_m (vbool16_t mask, vint8mf2_t dest, int8_t *base, vu= int16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei16_v_i16m1 (int16_t *base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei16_v_i16m1_m (vbool16_t mask, vint16m1_t dest, int16_t *base, v= uint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei16_v_i32m2 (int32_t *base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei16_v_i32m2_m (vbool16_t mask, vint32m2_t dest, int32_t *base, v= uint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei16_v_i64m4 (int64_t *base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei16_v_i64m4_m (vbool16_t mask, vint64m4_t dest, int64_t *base, v= uint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei16_v_i8m1 (int8_t *base, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei16_v_i8m1_m (vbool8_t mask, vint8m1_t dest, int8_t *base, vuint= 16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei16_v_i16m2 (int16_t *base, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei16_v_i16m2_m (vbool8_t mask, vint16m2_t dest, int16_t *base, vu= int16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei16_v_i32m4 (int32_t *base, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei16_v_i32m4_m (vbool8_t mask, vint32m4_t dest, int32_t *base, vu= int16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei16_v_i64m8 (int64_t *base, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei16_v_i64m8_m (vbool8_t mask, vint64m8_t dest, int64_t *base, vu= int16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei16_v_i8m2 (int8_t *base, vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei16_v_i8m2_m (vbool4_t mask, vint8m2_t dest, int8_t *base, vuint= 16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei16_v_i16m4 (int16_t *base, vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei16_v_i16m4_m (vbool4_t mask, vint16m4_t dest, int16_t *base, vu= int16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei16_v_i32m8 (int32_t *base, vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei16_v_i32m8_m (vbool4_t mask, vint32m8_t dest, int32_t *base, vu= int16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei16_v_i8m4 (int8_t *base, vuint16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei16_v_i8m4_m (vbool2_t mask, vint8m4_t dest, int8_t *base, vuint= 16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei16_v_i16m8 (int16_t *base, vuint16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei16_v_i16m8_m (vbool2_t mask, vint16m8_t dest, int16_t *base, vu= int16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8mf8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei32_v_i8mf8 (int8_t *base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8mf8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei32_v_i8mf8_m (vbool64_t mask, vint8mf8_t dest, int8_t *base, vu= int32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16mf4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei32_v_i16mf4 (int16_t *base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16mf4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei32_v_i16mf4_m (vbool64_t mask, vint16mf4_t dest, int16_t *base,= vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei32_v_i32mf2 (int32_t *base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei32_v_i32mf2_m (vbool64_t mask, vint32mf2_t dest, int32_t *base,= vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i64m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei32_v_i64m1 (int64_t *base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i64m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei32_v_i64m1_m (vbool64_t mask, vint64m1_t dest, int64_t *base, v= uint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8mf4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei32_v_i8mf4 (int8_t *base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8mf4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei32_v_i8mf4_m (vbool32_t mask, vint8mf4_t dest, int8_t *base, vu= int32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei32_v_i16mf2 (int16_t *base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei32_v_i16mf2_m (vbool32_t mask, vint16mf2_t dest, int16_t *base,= vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei32_v_i32m1 (int32_t *base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei32_v_i32m1_m (vbool32_t mask, vint32m1_t dest, int32_t *base, v= uint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i64m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei32_v_i64m2 (int64_t *base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i64m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei32_v_i64m2_m (vbool32_t mask, vint64m2_t dest, int64_t *base, v= uint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei32_v_i8mf2 (int8_t *base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei32_v_i8mf2_m (vbool16_t mask, vint8mf2_t dest, int8_t *base, vu= int32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei32_v_i16m1 (int16_t *base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei32_v_i16m1_m (vbool16_t mask, vint16m1_t dest, int16_t *base, v= uint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei32_v_i32m2 (int32_t *base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei32_v_i32m2_m (vbool16_t mask, vint32m2_t dest, int32_t *base, v= uint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i64m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei32_v_i64m4 (int64_t *base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i64m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei32_v_i64m4_m (vbool16_t mask, vint64m4_t dest, int64_t *base, v= uint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei32_v_i8m1 (int8_t *base, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei32_v_i8m1_m (vbool8_t mask, vint8m1_t dest, int8_t *base, vuint= 32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei32_v_i16m2 (int16_t *base, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei32_v_i16m2_m (vbool8_t mask, vint16m2_t dest, int16_t *base, vu= int32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei32_v_i32m4 (int32_t *base, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei32_v_i32m4_m (vbool8_t mask, vint32m4_t dest, int32_t *base, vu= int32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i64m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei32_v_i64m8 (int64_t *base, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i64m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei32_v_i64m8_m (vbool8_t mask, vint64m8_t dest, int64_t *base, vu= int32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei32_v_i8m2 (int8_t *base, vuint32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei32_v_i8m2_m (vbool4_t mask, vint8m2_t dest, int8_t *base, vuint= 32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei32_v_i16m4 (int16_t *base, vuint32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i16m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei32_v_i16m4_m (vbool4_t mask, vint16m4_t dest, int16_t *base, vu= int32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei32_v_i32m8 (int32_t *base, vuint32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i32m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei32_v_i32m8_m (vbool4_t mask, vint32m8_t dest, int32_t *base, vu= int32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i8mf8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei64_v_i8mf8 (int8_t *base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i8mf8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei64_v_i8mf8_m (vbool64_t mask, vint8mf8_t dest, int8_t *base, vu= int64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i16mf4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei64_v_i16mf4 (int16_t *base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i16mf4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei64_v_i16mf4_m (vbool64_t mask, vint16mf4_t dest, int16_t *base,= vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i32mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei64_v_i32mf2 (int32_t *base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i32mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei64_v_i32mf2_m (vbool64_t mask, vint32mf2_t dest, int32_t *base,= vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i64m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei64_v_i64m1 (int64_t *base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i64m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei64_v_i64m1_m (vbool64_t mask, vint64m1_t dest, int64_t *base, v= uint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i8mf4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei64_v_i8mf4 (int8_t *base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i8mf4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei64_v_i8mf4_m (vbool32_t mask, vint8mf4_t dest, int8_t *base, vu= int64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i16mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei64_v_i16mf2 (int16_t *base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i16mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei64_v_i16mf2_m (vbool32_t mask, vint16mf2_t dest, int16_t *base,= vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i32m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei64_v_i32m1 (int32_t *base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i32m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei64_v_i32m1_m (vbool32_t mask, vint32m1_t dest, int32_t *base, v= uint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i64m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei64_v_i64m2 (int64_t *base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i64m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei64_v_i64m2_m (vbool32_t mask, vint64m2_t dest, int64_t *base, v= uint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i8mf2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei64_v_i8mf2 (int8_t *base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i8mf2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei64_v_i8mf2_m (vbool16_t mask, vint8mf2_t dest, int8_t *base, vu= int64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i16m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei64_v_i16m1 (int16_t *base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i16m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei64_v_i16m1_m (vbool16_t mask, vint16m1_t dest, int16_t *base, v= uint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i32m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei64_v_i32m2 (int32_t *base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i32m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei64_v_i32m2_m (vbool16_t mask, vint32m2_t dest, int32_t *base, v= uint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i64m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048])=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei64_v_i64m4 (int64_t *base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i64m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei64_v_i64m4_m (vbool16_t mask, vint64m4_t dest, int64_t *base, v= uint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i8m1:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei64_v_i8m1 (int8_t *base, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i8m1_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei64_v_i8m1_m (vbool8_t mask, vint8m1_t dest, int8_t *base, vuint= 64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i16m2:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei64_v_i16m2 (int16_t *base, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i16m2_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei64_v_i16m2_m (vbool8_t mask, vint16m2_t dest, int16_t *base, vu= int64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i32m4:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei64_v_i32m4 (int32_t *base, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i32m4_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei64_v_i32m4_m (vbool8_t mask, vint32m4_t dest, int32_t *base, vu= int64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i64m8:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*t[au],\s*m[au]=0D +** ...=0D +** vluxei64\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24)=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei64_v_i64m8 (int64_t *base, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_i64m8_m:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei64_v_i64m8_m (vbool8_t mask, vint64m8_t dest, int64_t *base, vu= int64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64 (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei8_v_f32mf2_tama (vbool64_t mask, float32_t *base, vuint8mf8_t b= index, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei8_v_f32mf2_tamu (vbool64_t mask, vfloat32mf2_t dest, float32_t = *base, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei8_v_f32mf2_tuma (vbool64_t mask, vfloat32mf2_t dest, float32_t = *base, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei8_v_f32mf2_tumu (vbool64_t mask, vfloat32mf2_t dest, float32_t = *base, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei8_v_f64m1_tama (vbool64_t mask, float64_t *base, vuint8mf8_t bi= ndex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei8_v_f64m1_tamu (vbool64_t mask, vfloat64m1_t dest, float64_t *b= ase, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei8_v_f64m1_tuma (vbool64_t mask, vfloat64m1_t dest, float64_t *b= ase, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei8_v_f64m1_tumu (vbool64_t mask, vfloat64m1_t dest, float64_t *b= ase, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei8_v_f32m1_tama (vbool32_t mask, float32_t *base, vuint8mf4_t bi= ndex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei8_v_f32m1_tamu (vbool32_t mask, vfloat32m1_t dest, float32_t *b= ase, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei8_v_f32m1_tuma (vbool32_t mask, vfloat32m1_t dest, float32_t *b= ase, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei8_v_f32m1_tumu (vbool32_t mask, vfloat32m1_t dest, float32_t *b= ase, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei8_v_f64m2_tama (vbool32_t mask, float64_t *base, vuint8mf4_t bi= ndex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei8_v_f64m2_tamu (vbool32_t mask, vfloat64m2_t dest, float64_t *b= ase, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei8_v_f64m2_tuma (vbool32_t mask, vfloat64m2_t dest, float64_t *b= ase, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei8_v_f64m2_tumu (vbool32_t mask, vfloat64m2_t dest, float64_t *b= ase, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei8_v_f32m2_tama (vbool16_t mask, float32_t *base, vuint8mf2_t bi= ndex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei8_v_f32m2_tamu (vbool16_t mask, vfloat32m2_t dest, float32_t *b= ase, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei8_v_f32m2_tuma (vbool16_t mask, vfloat32m2_t dest, float32_t *b= ase, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei8_v_f32m2_tumu (vbool16_t mask, vfloat32m2_t dest, float32_t *b= ase, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei8_v_f64m4_tama (vbool16_t mask, float64_t *base, vuint8mf2_t bi= ndex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei8_v_f64m4_tamu (vbool16_t mask, vfloat64m4_t dest, float64_t *b= ase, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei8_v_f64m4_tuma (vbool16_t mask, vfloat64m4_t dest, float64_t *b= ase, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei8_v_f64m4_tumu (vbool16_t mask, vfloat64m4_t dest, float64_t *b= ase, vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei8_v_f32m4_tama (vbool8_t mask, float32_t *base, vuint8m1_t bind= ex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei8_v_f32m4_tamu (vbool8_t mask, vfloat32m4_t dest, float32_t *ba= se, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei8_v_f32m4_tuma (vbool8_t mask, vfloat32m4_t dest, float32_t *ba= se, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei8_v_f32m4_tumu (vbool8_t mask, vfloat32m4_t dest, float32_t *ba= se, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei8_v_f64m8_tama (vbool8_t mask, float64_t *base, vuint8m1_t bind= ex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei8_v_f64m8_tamu (vbool8_t mask, vfloat64m8_t dest, float64_t *ba= se, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei8_v_f64m8_tuma (vbool8_t mask, vfloat64m8_t dest, float64_t *ba= se, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f64m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei8_v_f64m8_tumu (vbool8_t mask, vfloat64m8_t dest, float64_t *ba= se, vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei8_v_f32m8_tama (vbool4_t mask, float32_t *base, vuint8m2_t bind= ex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei8_v_f32m8_tamu (vbool4_t mask, vfloat32m8_t dest, float32_t *ba= se, vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei8_v_f32m8_tuma (vbool4_t mask, vfloat32m8_t dest, float32_t *ba= se, vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_f32m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei8_v_f32m8_tumu (vbool4_t mask, vfloat32m8_t dest, float32_t *ba= se, vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei16_v_f32mf2_tama (vbool64_t mask, float32_t *base, vuint16mf4_t= bindex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei16_v_f32mf2_tamu (vbool64_t mask, vfloat32mf2_t dest, float32_t= *base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei16_v_f32mf2_tuma (vbool64_t mask, vfloat32mf2_t dest, float32_t= *base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei16_v_f32mf2_tumu (vbool64_t mask, vfloat32mf2_t dest, float32_t= *base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei16_v_f64m1_tama (vbool64_t mask, float64_t *base, vuint16mf4_t = bindex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei16_v_f64m1_tamu (vbool64_t mask, vfloat64m1_t dest, float64_t *= base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei16_v_f64m1_tuma (vbool64_t mask, vfloat64m1_t dest, float64_t *= base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei16_v_f64m1_tumu (vbool64_t mask, vfloat64m1_t dest, float64_t *= base, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei16_v_f32m1_tama (vbool32_t mask, float32_t *base, vuint16mf2_t = bindex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei16_v_f32m1_tamu (vbool32_t mask, vfloat32m1_t dest, float32_t *= base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei16_v_f32m1_tuma (vbool32_t mask, vfloat32m1_t dest, float32_t *= base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei16_v_f32m1_tumu (vbool32_t mask, vfloat32m1_t dest, float32_t *= base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei16_v_f64m2_tama (vbool32_t mask, float64_t *base, vuint16mf2_t = bindex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei16_v_f64m2_tamu (vbool32_t mask, vfloat64m2_t dest, float64_t *= base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei16_v_f64m2_tuma (vbool32_t mask, vfloat64m2_t dest, float64_t *= base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei16_v_f64m2_tumu (vbool32_t mask, vfloat64m2_t dest, float64_t *= base, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei16_v_f32m2_tama (vbool16_t mask, float32_t *base, vuint16m1_t b= index, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei16_v_f32m2_tamu (vbool16_t mask, vfloat32m2_t dest, float32_t *= base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei16_v_f32m2_tuma (vbool16_t mask, vfloat32m2_t dest, float32_t *= base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei16_v_f32m2_tumu (vbool16_t mask, vfloat32m2_t dest, float32_t *= base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei16_v_f64m4_tama (vbool16_t mask, float64_t *base, vuint16m1_t b= index, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei16_v_f64m4_tamu (vbool16_t mask, vfloat64m4_t dest, float64_t *= base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei16_v_f64m4_tuma (vbool16_t mask, vfloat64m4_t dest, float64_t *= base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei16_v_f64m4_tumu (vbool16_t mask, vfloat64m4_t dest, float64_t *= base, vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei16_v_f32m4_tama (vbool8_t mask, float32_t *base, vuint16m2_t bi= ndex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei16_v_f32m4_tamu (vbool8_t mask, vfloat32m4_t dest, float32_t *b= ase, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei16_v_f32m4_tuma (vbool8_t mask, vfloat32m4_t dest, float32_t *b= ase, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei16_v_f32m4_tumu (vbool8_t mask, vfloat32m4_t dest, float32_t *b= ase, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei16_v_f64m8_tama (vbool8_t mask, float64_t *base, vuint16m2_t bi= ndex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei16_v_f64m8_tamu (vbool8_t mask, vfloat64m8_t dest, float64_t *b= ase, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei16_v_f64m8_tuma (vbool8_t mask, vfloat64m8_t dest, float64_t *b= ase, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f64m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei16_v_f64m8_tumu (vbool8_t mask, vfloat64m8_t dest, float64_t *b= ase, vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei16_v_f32m8_tama (vbool4_t mask, float32_t *base, vuint16m4_t bi= ndex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei16_v_f32m8_tamu (vbool4_t mask, vfloat32m8_t dest, float32_t *b= ase, vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei16_v_f32m8_tuma (vbool4_t mask, vfloat32m8_t dest, float32_t *b= ase, vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_f32m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei16_v_f32m8_tumu (vbool4_t mask, vfloat32m8_t dest, float32_t *b= ase, vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei32_v_f32mf2_tama (vbool64_t mask, float32_t *base, vuint32mf2_t= bindex, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei32_v_f32mf2_tamu (vbool64_t mask, vfloat32mf2_t dest, float32_t= *base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei32_v_f32mf2_tuma (vbool64_t mask, vfloat32mf2_t dest, float32_t= *base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei32_v_f32mf2_tumu (vbool64_t mask, vfloat32mf2_t dest, float32_t= *base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei32_v_f64m1_tama (vbool64_t mask, float64_t *base, vuint32mf2_t = bindex, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei32_v_f64m1_tamu (vbool64_t mask, vfloat64m1_t dest, float64_t *= base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei32_v_f64m1_tuma (vbool64_t mask, vfloat64m1_t dest, float64_t *= base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei32_v_f64m1_tumu (vbool64_t mask, vfloat64m1_t dest, float64_t *= base, vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei32_v_f32m1_tama (vbool32_t mask, float32_t *base, vuint32m1_t b= index, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei32_v_f32m1_tamu (vbool32_t mask, vfloat32m1_t dest, float32_t *= base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei32_v_f32m1_tuma (vbool32_t mask, vfloat32m1_t dest, float32_t *= base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei32_v_f32m1_tumu (vbool32_t mask, vfloat32m1_t dest, float32_t *= base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei32_v_f64m2_tama (vbool32_t mask, float64_t *base, vuint32m1_t b= index, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei32_v_f64m2_tamu (vbool32_t mask, vfloat64m2_t dest, float64_t *= base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei32_v_f64m2_tuma (vbool32_t mask, vfloat64m2_t dest, float64_t *= base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei32_v_f64m2_tumu (vbool32_t mask, vfloat64m2_t dest, float64_t *= base, vuint32m1_t bindex, size_t vl)=0D +{=0D + return vluxei32_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei32_v_f32m2_tama (vbool16_t mask, float32_t *base, vuint32m2_t b= index, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei32_v_f32m2_tamu (vbool16_t mask, vfloat32m2_t dest, float32_t *= base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei32_v_f32m2_tuma (vbool16_t mask, vfloat32m2_t dest, float32_t *= base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei32_v_f32m2_tumu (vbool16_t mask, vfloat32m2_t dest, float32_t *= base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei32_v_f64m4_tama (vbool16_t mask, float64_t *base, vuint32m2_t b= index, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei32_v_f64m4_tamu (vbool16_t mask, vfloat64m4_t dest, float64_t *= base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei32_v_f64m4_tuma (vbool16_t mask, vfloat64m4_t dest, float64_t *= base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei32_v_f64m4_tumu (vbool16_t mask, vfloat64m4_t dest, float64_t *= base, vuint32m2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei32_v_f32m4_tama (vbool8_t mask, float32_t *base, vuint32m4_t bi= ndex, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei32_v_f32m4_tamu (vbool8_t mask, vfloat32m4_t dest, float32_t *b= ase, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei32_v_f32m4_tuma (vbool8_t mask, vfloat32m4_t dest, float32_t *b= ase, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei32_v_f32m4_tumu (vbool8_t mask, vfloat32m4_t dest, float32_t *b= ase, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei32_v_f64m8_tama (vbool8_t mask, float64_t *base, vuint32m4_t bi= ndex, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei32_v_f64m8_tamu (vbool8_t mask, vfloat64m8_t dest, float64_t *b= ase, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei32_v_f64m8_tuma (vbool8_t mask, vfloat64m8_t dest, float64_t *b= ase, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f64m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei32_v_f64m8_tumu (vbool8_t mask, vfloat64m8_t dest, float64_t *b= ase, vuint32m4_t bindex, size_t vl)=0D +{=0D + return vluxei32_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei32_v_f32m8_tama (vbool4_t mask, float32_t *base, vuint32m8_t bi= ndex, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei32_v_f32m8_tamu (vbool4_t mask, vfloat32m8_t dest, float32_t *b= ase, vuint32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei32_v_f32m8_tuma (vbool4_t mask, vfloat32m8_t dest, float32_t *b= ase, vuint32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_f32m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m8_t=0D +test_vluxei32_v_f32m8_tumu (vbool4_t mask, vfloat32m8_t dest, float32_t *b= ase, vuint32m8_t bindex, size_t vl)=0D +{=0D + return vluxei32_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei64_v_f32mf2_tama (vbool64_t mask, float32_t *base, vuint64m1_t = bindex, size_t vl)=0D +{=0D + return vluxei64_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei64_v_f32mf2_tamu (vbool64_t mask, vfloat32mf2_t dest, float32_t= *base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei64_v_f32mf2_tuma (vbool64_t mask, vfloat32mf2_t dest, float32_t= *base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32mf2_t=0D +test_vluxei64_v_f32mf2_tumu (vbool64_t mask, vfloat32mf2_t dest, float32_t= *base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei64_v_f64m1_tama (vbool64_t mask, float64_t *base, vuint64m1_t b= index, size_t vl)=0D +{=0D + return vluxei64_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei64_v_f64m1_tamu (vbool64_t mask, vfloat64m1_t dest, float64_t *= base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei64_v_f64m1_tuma (vbool64_t mask, vfloat64m1_t dest, float64_t *= base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m1_t=0D +test_vluxei64_v_f64m1_tumu (vbool64_t mask, vfloat64m1_t dest, float64_t *= base, vuint64m1_t bindex, size_t vl)=0D +{=0D + return vluxei64_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei64_v_f32m1_tama (vbool32_t mask, float32_t *base, vuint64m2_t b= index, size_t vl)=0D +{=0D + return vluxei64_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei64_v_f32m1_tamu (vbool32_t mask, vfloat32m1_t dest, float32_t *= base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei64_v_f32m1_tuma (vbool32_t mask, vfloat32m1_t dest, float32_t *= base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m1_t=0D +test_vluxei64_v_f32m1_tumu (vbool32_t mask, vfloat32m1_t dest, float32_t *= base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei64_v_f64m2_tama (vbool32_t mask, float64_t *base, vuint64m2_t b= index, size_t vl)=0D +{=0D + return vluxei64_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei64_v_f64m2_tamu (vbool32_t mask, vfloat64m2_t dest, float64_t *= base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei64_v_f64m2_tuma (vbool32_t mask, vfloat64m2_t dest, float64_t *= base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m2_t=0D +test_vluxei64_v_f64m2_tumu (vbool32_t mask, vfloat64m2_t dest, float64_t *= base, vuint64m2_t bindex, size_t vl)=0D +{=0D + return vluxei64_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei64_v_f32m2_tama (vbool16_t mask, float32_t *base, vuint64m4_t b= index, size_t vl)=0D +{=0D + return vluxei64_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei64_v_f32m2_tamu (vbool16_t mask, vfloat32m2_t dest, float32_t *= base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei64_v_f32m2_tuma (vbool16_t mask, vfloat32m2_t dest, float32_t *= base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m2_t=0D +test_vluxei64_v_f32m2_tumu (vbool16_t mask, vfloat32m2_t dest, float32_t *= base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei64_v_f64m4_tama (vbool16_t mask, float64_t *base, vuint64m4_t b= index, size_t vl)=0D +{=0D + return vluxei64_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei64_v_f64m4_tamu (vbool16_t mask, vfloat64m4_t dest, float64_t *= base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei64_v_f64m4_tuma (vbool16_t mask, vfloat64m4_t dest, float64_t *= base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m4_t=0D +test_vluxei64_v_f64m4_tumu (vbool16_t mask, vfloat64m4_t dest, float64_t *= base, vuint64m4_t bindex, size_t vl)=0D +{=0D + return vluxei64_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei64_v_f32m4_tama (vbool8_t mask, float32_t *base, vuint64m8_t bi= ndex, size_t vl)=0D +{=0D + return vluxei64_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei64_v_f32m4_tamu (vbool8_t mask, vfloat32m4_t dest, float32_t *b= ase, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei64_v_f32m4_tuma (vbool8_t mask, vfloat32m4_t dest, float32_t *b= ase, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f32m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat32m4_t=0D +test_vluxei64_v_f32m4_tumu (vbool8_t mask, vfloat32m4_t dest, float32_t *b= ase, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei64_v_f64m8_tama (vbool8_t mask, float64_t *base, vuint64m8_t bi= ndex, size_t vl)=0D +{=0D + return vluxei64_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei64_v_f64m8_tamu (vbool8_t mask, vfloat64m8_t dest, float64_t *b= ase, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei64\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei64_v_f64m8_tuma (vbool8_t mask, vfloat64m8_t dest, float64_t *b= ase, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei64_v_f64m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei64\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vfloat64m8_t=0D +test_vluxei64_v_f64m8_tumu (vbool8_t mask, vfloat64m8_t dest, float64_t *b= ase, vuint64m8_t bindex, size_t vl)=0D +{=0D + return vluxei64_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei8_v_i8mf8_tama (vbool64_t mask, int8_t *base, vuint8mf8_t binde= x, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei8_v_i8mf8_tamu (vbool64_t mask, vint8mf8_t dest, int8_t *base, = vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei8_v_i8mf8_tuma (vbool64_t mask, vint8mf8_t dest, int8_t *base, = vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei8_v_i8mf8_tumu (vbool64_t mask, vint8mf8_t dest, int8_t *base, = vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei8_v_i16mf4_tama (vbool64_t mask, int16_t *base, vuint8mf8_t bin= dex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei8_v_i16mf4_tamu (vbool64_t mask, vint16mf4_t dest, int16_t *bas= e, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei8_v_i16mf4_tuma (vbool64_t mask, vint16mf4_t dest, int16_t *bas= e, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei8_v_i16mf4_tumu (vbool64_t mask, vint16mf4_t dest, int16_t *bas= e, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei8_v_i32mf2_tama (vbool64_t mask, int32_t *base, vuint8mf8_t bin= dex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei8_v_i32mf2_tamu (vbool64_t mask, vint32mf2_t dest, int32_t *bas= e, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei8_v_i32mf2_tuma (vbool64_t mask, vint32mf2_t dest, int32_t *bas= e, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei8_v_i32mf2_tumu (vbool64_t mask, vint32mf2_t dest, int32_t *bas= e, vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei8_v_i64m1_tama (vbool64_t mask, int64_t *base, vuint8mf8_t bind= ex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei8_v_i64m1_tamu (vbool64_t mask, vint64m1_t dest, int64_t *base,= vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei8_v_i64m1_tuma (vbool64_t mask, vint64m1_t dest, int64_t *base,= vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei8_v_i64m1_tumu (vbool64_t mask, vint64m1_t dest, int64_t *base,= vuint8mf8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei8_v_i8mf4_tama (vbool32_t mask, int8_t *base, vuint8mf4_t binde= x, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei8_v_i8mf4_tamu (vbool32_t mask, vint8mf4_t dest, int8_t *base, = vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei8_v_i8mf4_tuma (vbool32_t mask, vint8mf4_t dest, int8_t *base, = vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei8_v_i8mf4_tumu (vbool32_t mask, vint8mf4_t dest, int8_t *base, = vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei8_v_i16mf2_tama (vbool32_t mask, int16_t *base, vuint8mf4_t bin= dex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei8_v_i16mf2_tamu (vbool32_t mask, vint16mf2_t dest, int16_t *bas= e, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei8_v_i16mf2_tuma (vbool32_t mask, vint16mf2_t dest, int16_t *bas= e, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei8_v_i16mf2_tumu (vbool32_t mask, vint16mf2_t dest, int16_t *bas= e, vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei8_v_i32m1_tama (vbool32_t mask, int32_t *base, vuint8mf4_t bind= ex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei8_v_i32m1_tamu (vbool32_t mask, vint32m1_t dest, int32_t *base,= vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei8_v_i32m1_tuma (vbool32_t mask, vint32m1_t dest, int32_t *base,= vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei8_v_i32m1_tumu (vbool32_t mask, vint32m1_t dest, int32_t *base,= vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei8_v_i64m2_tama (vbool32_t mask, int64_t *base, vuint8mf4_t bind= ex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei8_v_i64m2_tamu (vbool32_t mask, vint64m2_t dest, int64_t *base,= vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei8_v_i64m2_tuma (vbool32_t mask, vint64m2_t dest, int64_t *base,= vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei8_v_i64m2_tumu (vbool32_t mask, vint64m2_t dest, int64_t *base,= vuint8mf4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei8_v_i8mf2_tama (vbool16_t mask, int8_t *base, vuint8mf2_t binde= x, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei8_v_i8mf2_tamu (vbool16_t mask, vint8mf2_t dest, int8_t *base, = vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei8_v_i8mf2_tuma (vbool16_t mask, vint8mf2_t dest, int8_t *base, = vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei8_v_i8mf2_tumu (vbool16_t mask, vint8mf2_t dest, int8_t *base, = vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei8_v_i16m1_tama (vbool16_t mask, int16_t *base, vuint8mf2_t bind= ex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei8_v_i16m1_tamu (vbool16_t mask, vint16m1_t dest, int16_t *base,= vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei8_v_i16m1_tuma (vbool16_t mask, vint16m1_t dest, int16_t *base,= vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei8_v_i16m1_tumu (vbool16_t mask, vint16m1_t dest, int16_t *base,= vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei8_v_i32m2_tama (vbool16_t mask, int32_t *base, vuint8mf2_t bind= ex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei8_v_i32m2_tamu (vbool16_t mask, vint32m2_t dest, int32_t *base,= vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei8_v_i32m2_tuma (vbool16_t mask, vint32m2_t dest, int32_t *base,= vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei8_v_i32m2_tumu (vbool16_t mask, vint32m2_t dest, int32_t *base,= vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei8_v_i64m4_tama (vbool16_t mask, int64_t *base, vuint8mf2_t bind= ex, size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei8_v_i64m4_tamu (vbool16_t mask, vint64m4_t dest, int64_t *base,= vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei8_v_i64m4_tuma (vbool16_t mask, vint64m4_t dest, int64_t *base,= vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei8_v_i64m4_tumu (vbool16_t mask, vint64m4_t dest, int64_t *base,= vuint8mf2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei8_v_i8m1_tama (vbool8_t mask, int8_t *base, vuint8m1_t bindex, = size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei8_v_i8m1_tamu (vbool8_t mask, vint8m1_t dest, int8_t *base, vui= nt8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei8_v_i8m1_tuma (vbool8_t mask, vint8m1_t dest, int8_t *base, vui= nt8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei8_v_i8m1_tumu (vbool8_t mask, vint8m1_t dest, int8_t *base, vui= nt8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei8_v_i16m2_tama (vbool8_t mask, int16_t *base, vuint8m1_t bindex= , size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei8_v_i16m2_tamu (vbool8_t mask, vint16m2_t dest, int16_t *base, = vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei8_v_i16m2_tuma (vbool8_t mask, vint16m2_t dest, int16_t *base, = vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei8_v_i16m2_tumu (vbool8_t mask, vint16m2_t dest, int16_t *base, = vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei8_v_i32m4_tama (vbool8_t mask, int32_t *base, vuint8m1_t bindex= , size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei8_v_i32m4_tamu (vbool8_t mask, vint32m4_t dest, int32_t *base, = vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei8_v_i32m4_tuma (vbool8_t mask, vint32m4_t dest, int32_t *base, = vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei8_v_i32m4_tumu (vbool8_t mask, vint32m4_t dest, int32_t *base, = vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei8_v_i64m8_tama (vbool8_t mask, int64_t *base, vuint8m1_t bindex= , size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei8_v_i64m8_tamu (vbool8_t mask, vint64m8_t dest, int64_t *base, = vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei8_v_i64m8_tuma (vbool8_t mask, vint64m8_t dest, int64_t *base, = vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i64m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei8_v_i64m8_tumu (vbool8_t mask, vint64m8_t dest, int64_t *base, = vuint8m1_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei8_v_i8m2_tama (vbool4_t mask, int8_t *base, vuint8m2_t bindex, = size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei8_v_i8m2_tamu (vbool4_t mask, vint8m2_t dest, int8_t *base, vui= nt8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei8_v_i8m2_tuma (vbool4_t mask, vint8m2_t dest, int8_t *base, vui= nt8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|s= [0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei8_v_i8m2_tumu (vbool4_t mask, vint8m2_t dest, int8_t *base, vui= nt8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei8_v_i16m4_tama (vbool4_t mask, int16_t *base, vuint8m2_t bindex= , size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei8_v_i16m4_tamu (vbool4_t mask, vint16m4_t dest, int16_t *base, = vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei8_v_i16m4_tuma (vbool4_t mask, vint16m4_t dest, int16_t *base, = vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei8_v_i16m4_tumu (vbool4_t mask, vint16m4_t dest, int16_t *base, = vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei8_v_i32m8_tama (vbool4_t mask, int32_t *base, vuint8m2_t bindex= , size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei8_v_i32m8_tamu (vbool4_t mask, vint32m8_t dest, int32_t *base, = vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei8_v_i32m8_tuma (vbool4_t mask, vint32m8_t dest, int32_t *base, = vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i32m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei8_v_i32m8_tumu (vbool4_t mask, vint32m8_t dest, int32_t *base, = vuint8m2_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei8_v_i8m4_tama (vbool2_t mask, int8_t *base, vuint8m4_t bindex, = size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei8_v_i8m4_tamu (vbool2_t mask, vint8m4_t dest, int8_t *base, vui= nt8m4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei8_v_i8m4_tuma (vbool2_t mask, vint8m4_t dest, int8_t *base, vui= nt8m4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]= |s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei8_v_i8m4_tumu (vbool2_t mask, vint8m4_t dest, int8_t *base, vui= nt8m4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei8_v_i16m8_tama (vbool2_t mask, int16_t *base, vuint8m4_t bindex= , size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei8_v_i16m8_tamu (vbool2_t mask, vint16m8_t dest, int16_t *base, = vuint8m4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei8_v_i16m8_tuma (vbool2_t mask, vint16m8_t dest, int16_t *base, = vuint8m4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i16m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei8_v_i16m8_tumu (vbool2_t mask, vint16m8_t dest, int16_t *base, = vuint8m4_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m8_t=0D +test_vluxei8_v_i8m8_tama (vbool1_t mask, int8_t *base, vuint8m8_t bindex, = size_t vl)=0D +{=0D + return vluxei8_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m8_t=0D +test_vluxei8_v_i8m8_tamu (vbool1_t mask, vint8m8_t dest, int8_t *base, vui= nt8m8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m8_t=0D +test_vluxei8_v_i8m8_tuma (vbool1_t mask, vint8m8_t dest, int8_t *base, vui= nt8m8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei8_v_i8m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei8\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11= |a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m8_t=0D +test_vluxei8_v_i8m8_tumu (vbool1_t mask, vint8m8_t dest, int8_t *base, vui= nt8m8_t bindex, size_t vl)=0D +{=0D + return vluxei8_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei16_v_i8mf8_tama (vbool64_t mask, int8_t *base, vuint16mf4_t bin= dex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei16_v_i8mf8_tamu (vbool64_t mask, vint8mf8_t dest, int8_t *base,= vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei16_v_i8mf8_tuma (vbool64_t mask, vint8mf8_t dest, int8_t *base,= vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei16_v_i8mf8_tumu (vbool64_t mask, vint8mf8_t dest, int8_t *base,= vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei16_v_i16mf4_tama (vbool64_t mask, int16_t *base, vuint16mf4_t b= index, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei16_v_i16mf4_tamu (vbool64_t mask, vint16mf4_t dest, int16_t *ba= se, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei16_v_i16mf4_tuma (vbool64_t mask, vint16mf4_t dest, int16_t *ba= se, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf4_t=0D +test_vluxei16_v_i16mf4_tumu (vbool64_t mask, vint16mf4_t dest, int16_t *ba= se, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei16_v_i32mf2_tama (vbool64_t mask, int32_t *base, vuint16mf4_t b= index, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei16_v_i32mf2_tamu (vbool64_t mask, vint32mf2_t dest, int32_t *ba= se, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei16_v_i32mf2_tuma (vbool64_t mask, vint32mf2_t dest, int32_t *ba= se, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32mf2_t=0D +test_vluxei16_v_i32mf2_tumu (vbool64_t mask, vint32mf2_t dest, int32_t *ba= se, vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei16_v_i64m1_tama (vbool64_t mask, int64_t *base, vuint16mf4_t bi= ndex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei16_v_i64m1_tamu (vbool64_t mask, vint64m1_t dest, int64_t *base= , vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei16_v_i64m1_tuma (vbool64_t mask, vint64m1_t dest, int64_t *base= , vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m1_t=0D +test_vluxei16_v_i64m1_tumu (vbool64_t mask, vint64m1_t dest, int64_t *base= , vuint16mf4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei16_v_i8mf4_tama (vbool32_t mask, int8_t *base, vuint16mf2_t bin= dex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei16_v_i8mf4_tamu (vbool32_t mask, vint8mf4_t dest, int8_t *base,= vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei16_v_i8mf4_tuma (vbool32_t mask, vint8mf4_t dest, int8_t *base,= vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf4_t=0D +test_vluxei16_v_i8mf4_tumu (vbool32_t mask, vint8mf4_t dest, int8_t *base,= vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei16_v_i16mf2_tama (vbool32_t mask, int16_t *base, vuint16mf2_t b= index, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei16_v_i16mf2_tamu (vbool32_t mask, vint16mf2_t dest, int16_t *ba= se, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei16_v_i16mf2_tuma (vbool32_t mask, vint16mf2_t dest, int16_t *ba= se, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16mf2_t=0D +test_vluxei16_v_i16mf2_tumu (vbool32_t mask, vint16mf2_t dest, int16_t *ba= se, vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei16_v_i32m1_tama (vbool32_t mask, int32_t *base, vuint16mf2_t bi= ndex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei16_v_i32m1_tamu (vbool32_t mask, vint32m1_t dest, int32_t *base= , vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei16_v_i32m1_tuma (vbool32_t mask, vint32m1_t dest, int32_t *base= , vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m1_t=0D +test_vluxei16_v_i32m1_tumu (vbool32_t mask, vint32m1_t dest, int32_t *base= , vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei16_v_i64m2_tama (vbool32_t mask, int64_t *base, vuint16mf2_t bi= ndex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei16_v_i64m2_tamu (vbool32_t mask, vint64m2_t dest, int64_t *base= , vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei16_v_i64m2_tuma (vbool32_t mask, vint64m2_t dest, int64_t *base= , vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m2_t=0D +test_vluxei16_v_i64m2_tumu (vbool32_t mask, vint64m2_t dest, int64_t *base= , vuint16mf2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei16_v_i8mf2_tama (vbool16_t mask, int8_t *base, vuint16m1_t bind= ex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei16_v_i8mf2_tamu (vbool16_t mask, vint8mf2_t dest, int8_t *base,= vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei16_v_i8mf2_tuma (vbool16_t mask, vint8mf2_t dest, int8_t *base,= vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8mf2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf2_t=0D +test_vluxei16_v_i8mf2_tumu (vbool16_t mask, vint8mf2_t dest, int8_t *base,= vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei16_v_i16m1_tama (vbool16_t mask, int16_t *base, vuint16m1_t bin= dex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei16_v_i16m1_tamu (vbool16_t mask, vint16m1_t dest, int16_t *base= , vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei16_v_i16m1_tuma (vbool16_t mask, vint16m1_t dest, int16_t *base= , vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m1_t=0D +test_vluxei16_v_i16m1_tumu (vbool16_t mask, vint16m1_t dest, int16_t *base= , vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei16_v_i32m2_tama (vbool16_t mask, int32_t *base, vuint16m1_t bin= dex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei16_v_i32m2_tamu (vbool16_t mask, vint32m2_t dest, int32_t *base= , vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei16_v_i32m2_tuma (vbool16_t mask, vint32m2_t dest, int32_t *base= , vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m2_t=0D +test_vluxei16_v_i32m2_tumu (vbool16_t mask, vint32m2_t dest, int32_t *base= , vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei16_v_i64m4_tama (vbool16_t mask, int64_t *base, vuint16m1_t bin= dex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei16_v_i64m4_tamu (vbool16_t mask, vint64m4_t dest, int64_t *base= , vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei16_v_i64m4_tuma (vbool16_t mask, vint64m4_t dest, int64_t *base= , vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m4_t=0D +test_vluxei16_v_i64m4_tumu (vbool16_t mask, vint64m4_t dest, int64_t *base= , vuint16m1_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m1_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei16_v_i8m1_tama (vbool8_t mask, int8_t *base, vuint16m2_t bindex= , size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m1_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei16_v_i8m1_tamu (vbool8_t mask, vint8m1_t dest, int8_t *base, vu= int16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m1_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei16_v_i8m1_tuma (vbool8_t mask, vint8m1_t dest, int8_t *base, vu= int16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m1_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m1,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m1_t=0D +test_vluxei16_v_i8m1_tumu (vbool8_t mask, vint8m1_t dest, int8_t *base, vu= int16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei16_v_i16m2_tama (vbool8_t mask, int16_t *base, vuint16m2_t bind= ex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei16_v_i16m2_tamu (vbool8_t mask, vint16m2_t dest, int16_t *base,= vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei16_v_i16m2_tuma (vbool8_t mask, vint16m2_t dest, int16_t *base,= vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m2_t=0D +test_vluxei16_v_i16m2_tumu (vbool8_t mask, vint16m2_t dest, int16_t *base,= vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei16_v_i32m4_tama (vbool8_t mask, int32_t *base, vuint16m2_t bind= ex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei16_v_i32m4_tamu (vbool8_t mask, vint32m4_t dest, int32_t *base,= vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei16_v_i32m4_tuma (vbool8_t mask, vint32m4_t dest, int32_t *base,= vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m4_t=0D +test_vluxei16_v_i32m4_tumu (vbool8_t mask, vint32m4_t dest, int32_t *base,= vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei16_v_i64m8_tama (vbool8_t mask, int64_t *base, vuint16m2_t bind= ex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei16_v_i64m8_tamu (vbool8_t mask, vint64m8_t dest, int64_t *base,= vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei16_v_i64m8_tuma (vbool8_t mask, vint64m8_t dest, int64_t *base,= vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i64m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e64,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[02468]|v[1-2][02468]|v30),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint64m8_t=0D +test_vluxei16_v_i64m8_tumu (vbool8_t mask, vint64m8_t dest, int64_t *base,= vuint16m2_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m2_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei16_v_i8m2_tama (vbool4_t mask, int8_t *base, vuint16m4_t bindex= , size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m2_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei16_v_i8m2_tamu (vbool4_t mask, vint8m2_t dest, int8_t *base, vu= int16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m2_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei16_v_i8m2_tuma (vbool4_t mask, vint8m2_t dest, int8_t *base, vu= int16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m2_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m2,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[02468]|v[1-2][02468]|v30),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m2_t=0D +test_vluxei16_v_i8m2_tumu (vbool4_t mask, vint8m2_t dest, int8_t *base, vu= int16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei16_v_i16m4_tama (vbool4_t mask, int16_t *base, vuint16m4_t bind= ex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei16_v_i16m4_tamu (vbool4_t mask, vint16m4_t dest, int16_t *base,= vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei16_v_i16m4_tuma (vbool4_t mask, vint16m4_t dest, int16_t *base,= vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m4_t=0D +test_vluxei16_v_i16m4_tumu (vbool4_t mask, vint16m4_t dest, int16_t *base,= vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei16_v_i32m8_tama (vbool4_t mask, int32_t *base, vuint16m4_t bind= ex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei16_v_i32m8_tamu (vbool4_t mask, vint32m8_t dest, int32_t *base,= vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei16_v_i32m8_tuma (vbool4_t mask, vint32m8_t dest, int32_t *base,= vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i32m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e32,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[048]|v1[26]|v2[048]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint32m8_t=0D +test_vluxei16_v_i32m8_tumu (vbool4_t mask, vint32m8_t dest, int32_t *base,= vuint16m4_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m4_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei16_v_i8m4_tama (vbool2_t mask, int8_t *base, vuint16m8_t bindex= , size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m4_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei16_v_i8m4_tamu (vbool2_t mask, vint8m4_t dest, int8_t *base, vu= int16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m4_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei16_v_i8m4_tuma (vbool2_t mask, vint8m4_t dest, int8_t *base, vu= int16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i8m4_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= m4,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[048]|v1[26]|v2[048]),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9= ]|s10|s11|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8m4_t=0D +test_vluxei16_v_i8m4_tumu (vbool2_t mask, vint8m4_t dest, int8_t *base, vu= int16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*ta,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei16_v_i16m8_tama (vbool2_t mask, int16_t *base, vuint16m8_t bind= ex, size_t vl)=0D +{=0D + return vluxei16_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*ta,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei16_v_i16m8_tamu (vbool2_t mask, vint16m8_t dest, int16_t *base,= vuint16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*tu,\s*ma=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei16_v_i16m8_tuma (vbool2_t mask, vint16m8_t dest, int16_t *base,= vuint16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei16_v_i16m8_tumu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e16,\s= *m8,\s*tu,\s*mu=0D +** ...=0D +** vluxei16\.v\s+(?:v[08]|v16|v24),\s*\((?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s1= 1|a[0-7])\),\s*(?:v[08]|v16|v24),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint16m8_t=0D +test_vluxei16_v_i16m8_tumu (vbool2_t mask, vint16m8_t dest, int16_t *base,= vuint16m8_t bindex, size_t vl)=0D +{=0D + return vluxei16_tumu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8mf8_tama:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*ta,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei32_v_i8mf8_tama (vbool64_t mask, int8_t *base, vuint32mf2_t bin= dex, size_t vl)=0D +{=0D + return vluxei32_tama (mask, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8mf8_tamu:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*ta,\s*mu=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei32_v_i8mf8_tamu (vbool64_t mask, vint8mf8_t dest, int8_t *base,= vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tamu (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D +/*=0D +** test_vluxei32_v_i8mf8_tuma:=0D +** ...=0D +** vsetvli\s+zero,\s*(?:ra|[sgtf]p|t[0-6]|s[0-9]|s10|s11|a[0-7]),\s*e8,\s*= mf8,\s*tu,\s*ma=0D +** ...=0D +** vluxei32\.v\s+(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*\((?:ra|[sgtf]p|t[0-6]|= s[0-9]|s10|s11|a[0-7])\),\s*(?:v[0-9]|v[1-2][0-9]|v3[0-1]),\s*v0\.t=0D +** ...=0D +** ret=0D +*/=0D +extern "C" vint8mf8_t=0D +test_vluxei32_v_i8mf8_tuma (vbool64_t mask, vint8mf8_t dest, int8_t *base,= vuint32mf2_t bindex, size_t vl)=0D +{=0D + return vluxei32_tuma (mask, dest, base, bindex, vl);=0D +}=0D +=0D +=0D -- =0D 2.36.1=0D =0D